@article{Лисенко_Тужанський_Альравашді_2017, title={ОПТОЕЛЕКТРОННИЙ СУМАТОР-ПОМНОЖУВАЧ ДЛЯ РЕАЛІЗАЦІЇ АЛГОРИТМУ DMAC}, volume={32}, url={https://oeipt.vntu.edu.ua/index.php/oeipt/article/view/448}, abstractNote={Запропоновано математичну модель ітераційного процесу розв’язання СЛАР, в якій вхідний масив коефіцієнтів розбивається на обробні апаратні масиви часткових розрядних сум і відповідних порозрядних переносів, що дозволяє паралельно і одночасно (при оптичній реалізації) обчислювати оператори суми і зсуву. Запропонована архітектура оптоелектронного матричного суматора-помножувача для реалізації обчислень згідно моделі за алгоритмом часового підсумовування DMAC. Досліджено удосконалену модель елемента масиву СС-VCSEL з зовнішньою оптичною емісією у резонаторі як базового елемента ПЧМС для оптичного лінійно-алгебраїчного процесора.}, number={2}, journal={Оптико-електроннi iнформацiйно-енергетичнi технологiї}, author={Лисенко, Г. Л. and Тужанський, С. Є. and Альравашді, М. М. А.}, year={2017}, month={Квіт}, pages={43–56} }